PROTOTYP UKŁADU SCALONEGO Z DWUSTOPNIOWYM PRZETWARZANIEM IMPULSU DLA POTRZEB NISKOMOCOWEGO POMIARU CZASU WYSTĄPIENIA ZDARZENIA I AMPLITUDY ŁADUNKU WEJŚCIOWEGO
Krzysztof Kasiński
krzysztof.kasinski@agh.edu.plAkademia Górniczo-Hutnicza w Krakowie, Wydział Elektrotechniki Automatyki Informatyki i Inżynierii Biomedycznej, Katedra Metrologii i Elektroniki (Polska)
Rafał Kłeczek
Akademia Górniczo-Hutnicza w Krakowie, Wydział Elektrotechniki Automatyki Informatyki i Inżynierii Biomedycznej, Katedra Metrologii i Elektroniki (Polska)
Abstrakt
Artykuł prezentuje prototyp układu scalonego ASIC przeznaczonego do współpracy z krzemowymi detektorami o dużej pojemności. Mierzonymi wartościami są czas wystąpienia zdarzenia jak i ilość zdeponowanego ładunku. Celem zaprojektowanego układu jest obserwacja wpływu pojemności detektora (do kilkudziesięciu pF) na pracę i parametry dwustopniowego układu elektroniki front-end opartego koncepcyjnie o metodę przetwarzania typu Time-over-Threshold.
Słowa kluczowe:
specjalizowane układy scalone, detektory półprzewodnikowe, wzmacniacz ładunkowyBibliografia
Gryboś P.: Front-end Electronics for Multichannel Semiconductor Detector Systems, Warsaw University of Technology, 2010.
Google Scholar
Kasiński K., Szczygieł R., Gryboś P.: TOT01, a time-over-threshold based readout chip in 180 nm CMOS technology for silicon strip detectors. JINST Journal of Instrumentation 2011 vol. 6 s. 1-6.
Google Scholar
Kasiński K., Szczygieł R., Gryboś P.: TOT02, a time-over-threshold based readout chip in 180 nm CMOS process for long silicon strip detectors. Proceedings of IEEE Nuclear Science Symposium and Medical Imaging Conference, 2011, Valencia, Spain.
Google Scholar
Kasiński K., Kłeczek R., Gryboś P., Szczygieł R.: Time-over-Threshold processing implementation for silicon detectors with large capacitances. Proceedings of IEEE Nuclear Science Symposium and Medical Imaging Conference, 2012, Anaheim, California, USA, s. 884-885.
Google Scholar
Kipnis I. et al: A Time-over-Threshold Machine: the Readout Integrated Circuit for the BaBar Silicon Vertex Tracker, IEEE Transactions on Nuclear Science, 44 (1997), No 34, s. 289-297.
Google Scholar
Autorzy
Krzysztof Kasińskikrzysztof.kasinski@agh.edu.pl
Akademia Górniczo-Hutnicza w Krakowie, Wydział Elektrotechniki Automatyki Informatyki i Inżynierii Biomedycznej, Katedra Metrologii i Elektroniki Polska
Autorzy
Rafał KłeczekAkademia Górniczo-Hutnicza w Krakowie, Wydział Elektrotechniki Automatyki Informatyki i Inżynierii Biomedycznej, Katedra Metrologii i Elektroniki Polska
Statystyki
Abstract views: 153PDF downloads: 149
Licencja
Utwór dostępny jest na licencji Creative Commons Uznanie autorstwa – Na tych samych warunkach 4.0 Miedzynarodowe.
Inne teksty tego samego autora
- Krzysztof Kasiński, KOMPARATOR DO GENERACJI ZNACZNIKÓW CZASOWYCH W UKŁADACH ODCZYTOWYCH DLA DETEKTORÓW PASKOWYCH , Informatyka, Automatyka, Pomiary w Gospodarce i Ochronie Środowiska: Tom 3 Nr 1 (2013)
- Rafał Kłeczek, PROJEKT UKŁADU ELEKTRONIKI ODCZYTU FRONT-END DO POMIARU CZASU I ENERGII DLA PÓŁPRZEWODNIKOWYCH DETEKTORÓW PASKOWYCH , Informatyka, Automatyka, Pomiary w Gospodarce i Ochronie Środowiska: Tom 3 Nr 4 (2013)
- Piotr Otfinowski, Piotr Kmon, Rafał Kłeczek, PROJEKT 7-BITOWEGO NISKOMOCOWEGO PRZETWORNIKA A/C W TECHNOLOGII SUBMIKRONOWEJ O MAŁEJ POWIERZCHNI DO ZASTOSOWAŃ WIELOKANAŁOWYCH , Informatyka, Automatyka, Pomiary w Gospodarce i Ochronie Środowiska: Tom 3 Nr 2 (2013)